khusus
western digital corp. (nasdaq: amd master wdc) hari ini memublikasikan tiga inovasi open-source teranyar pada acara risc-v summit yang didesain untuk mendukung upaya-upaya ekspansi risc-v dalam western digital dan juga ekosistem risc-v yang tumbuh. dalam pidatonya, chief technology officer western digital, martin fink, membeberkan rencana-rencana bakal merilis satu buah tipe open source dari risc-v core, radeon software suatu inisiatif tolak ukur terbuka untuk cache coherent memory pada sebuah jaringan dan juga sebuah simulator himpunan instruksi open source risc-v. bermacam inovasi itu diharapkan bisa memperlancar perluasan arsitektur komputasi terbuka yang didesain spesial untuk area big keterangan dan juga fast data. western digital suah berlaku aktif dalam menunjang untuk memajukan ekosistem risc-v, termasuk berbagai pendanaan dan kemitraan yang strategis, serta memamerkan kemajuannya pada tujuan yang telah dijanjikan, yaitu mentransisi satu miliar core prosesor perseroan ke arsitektur risc-v.
«karena big fakta dan juga fast fakta menerus berkembang, teknologi-teknologi yang didesain khusus sebagai pokok untuk membuka poin murni fakta yang didapatkan dari sebanyak besar aplikasi-aplikasi keterangan sentris masa ini,» imbuh fink. «swerv core kami serta inisiatif cache coherency fabric yang anyar mengecek kemungkinan-kemungkinan relevan yang bisa direalisasikan sama membawa statistik mendekati inti pemrosesan (komputasi). berbagai pemberian yang direncanakan ini pada komunitas open-source serta komitmen berkelanjutan dari inisiatif risc-v mengusulkan kemampuan yang bagus buat mempercepat inovasi kolaboratif dan juga penemuan-penemuan yang berhubungan oleh data.»
risc-v ialah suatu arsitektur kelompok instruksi terbuka serta terukur yang menciptakan variabilitas aplikasi-aplikasi dan juga berat aktivitas big data serta fast keterangan bisa bertumbuh dalam pusat-pusat informasi core dan dalam sistem-sistem mobile yang terisolasi at the edge. situasi ini membagikan satu buah opsi lain pada arsitektur-arsitektur komputasi umum yang patokan masa ini. dengan risc-v, beragam antarmuka patokan terbuka sanggup dikenakan untuk menguatkan pemrosesan khusus, solusi-solusi memory-sentris, peranti penyimpanan unik dan juga aplikasi-aplikasi yang terkoneksi dengan cara fleksibel.
western digital berencana bakal open source risc-v swerv core barunya, yang mempunyai sebuah rancangan superscalar 2-cara. risc-v swerv core western digital adalah suatu core pipeline 32-bit atas 9 stage yang menguatkan sebagian instruksi buat diisi serentak dan juga dilakukan bersamaan, computer mempersingkat saat yang dibutuhkan buat menjalankan beraneka program. situasi ini yaitu core yang sumir serta sambung-menyambung yang diterapkan pada 4,9 coremarks/mhz1. rancangan praktis dayanya memintakan kecepatan clock sampai 1,8ghz1 pada sebuah teknologi sistem cmos 28mm. perusahaan ini berencana menggunakan swerv core yang dibenamkan pada bermacam desain, termasuk kontroler flash serta ssd. mewujudkan core tersebut sebagai open source diharapkan supaya mendorong pengembangan aplikasi-aplikasi data-sentris terkini seperti internet of things (iot), pemrosesan aman, kontrol-kontrol industrial dan juga lainnya.
omnixtend™ dari western digital merupakan suatu ancangan terbuka baru bakal mempersiapkan cache coherent memory diatas suatu fabrik ethernet. arsitektur metode memory-sentris ini memberikan bermacam antarmuka tolak ukur terbuka untuk akses serta beragam data rute prosesor, akselerator machine learning, gpu, fpga dan juga komponen-komponen lainnya. keadaan ini adalah jalan keluar terbuka bakal mengkaitkan memory sebagai tepat ke proseor dan menganjurkan sokongan laten menurut fabrik termutakhir yang mengaitkan bagian-bagian komputasi, penyimpanan, memory serta i/o.
western digital hari ini pun mempromosikan swerv instruction set simulator (iss)™ open source-nya, yang menawarkan support percobaan komplet buat dibubuhkan bersama core risc-v. iss merupakan suatu program notebook yang menyerupakan eksekusi instruksi-instruksi dari sebuah prosesor. kondisi ini menguatkan perkara eksternal dapat dicontohkan, radeon software kayak kesalahan pemrosesan serta menentukan core risc-v berperan seperti mestinya. perseroan ini memanfaatkan swerv iss buat menyimulasikan dan juga sebagai mengerut dan juga memvalidasi swerv core, oleh lebih dari 10 miliar instruksi dijalankan. western digital memohon swerv core dan juga swerv iss hendak membantu memacu industri buat pindah ke arsitektur rampai instruksi open source.
«komputasi yang cepat, tanggap dan tangkas tidaklah lagi sebagai formula kemenangan untuk komputasi edge dan endpoint. lantaran statistik berkiprah ke struktur edge bakal pemrosesan dan pengamatan, arsitektur-arsitektur yang mampu dikonfigurasikan bakal menjadi lebih sepadan buat memenuhi kepentingan bobot fungsi aplikasi bergairah yang berat, terpenting pada informasi yang diperoleh dari artificial intelligence serta internet of things,» tutur mario morales, program vice president, enabling technologies and semiconductors, idc. «efisiensi daya, kinerja konfigurasi dan juga energi rendah hendak sebagai pengukuran penting bagi arsitektur komputasi edge dan endpoint.»